摘要:按照電子密碼鎖的基本設計要求提出了一種基于FPGA的電子密碼鎖設計方案,采用硬件描述語言Verilog HDL實現,設計電路主要由分頻模塊、輸入處理模塊、控制模塊、處理計算模塊及顯示驅動模塊組成.利用QuartusII+Modelsim方式從密碼設置、密碼正確解鎖、清除輸入、密碼錯誤、電路報警方面對設計電路進行仿真驗證.結果表明,基于FPGA設計的電子密碼鎖具有高效可靠、安全靈活、操作簡單等優點.
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
石家莊職業技術學院學報雜志, 雙月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創新性,刊載內容涉及的欄目:技術應用、文化·心理·編輯、教育·教學等。于1989年經新聞總署批準的正規刊物。